移位寄存器、栅极驱动电路、显示面板及电子设备的制作方法-开云(中国)Kaiyun·官方网站 -APP下载

文档序号:34131600发布日期:2023-11-28阅读:456来源:国知局


1.本技术涉及显示技术领域,移位尤其涉及一种移位寄存器、寄存极驱栅极驱动电路、器栅显示面板及电子设备。动电电设


背景技术:

2.随着显示技术的示面不断发展,越来越多具有显示功能的板及备电子设备被广泛应用于人们的日常生活及工作当中,为人们的制作日常生活及工作带来了巨大的便利。
3.电子设备实现显示功能的移位主要部件是显示面板。显示面板中的寄存极驱驱动电路根据时钟信号线发送的时钟信号输出驱动信号至像素阵列中的像素电路,控制像素阵列进行画面显示。器栅
4.随着显示精度的动电电设不断提升,对像素电路的示面阈值补偿提出了更高的要求,一个像素电路中通常需要多个不同的板及备驱动信号。由于每个驱动信号由各自的制作驱动电路产生,而每个驱动电路都会对应各自的移位时钟信号线,这样,就会需要较多的时钟信号线以及显示驱动芯片需要较多的为时钟信号线提供时钟信号的时钟控制模块。然而,较多的时钟信号线不利于显示面板的窄边框设计,较多的时钟控制模块增加驱动显示芯片的设计成本。此外,驱动电路一般由多个晶体管组成,晶体管的稳定性出现偏差经常会导致电路逻辑出现错误,最终导致驱动异常。所以,需要一种结构简单、且稳定性较高的电路架构。


技术实现要素:

5.为了解决上述技术问题,本技术提供一种移位寄存器、栅极驱动电路、显示面板及电子设备。
6.第一方面,本技术实施例提供一种移位寄存器,该移位寄存器包括节点控制模块,与第一电平信号接收端、第二电平信号接收端、第一时钟信号端、第二时钟信号端、第一节点和第二节点电连接;输入模块,与第二时钟信号端、触发信号输入端和第二节点电连接;稳压模块,与第二节点、第二时钟信号端和第三节点电连接;输出模块,与第一电平信号接收端、第二电平信号接收端、第一节点、第三节点和驱动信号输出端电连接;输入模块用于接收触发信号输入端的输入信号,并响应于第二时钟信号端接收的第二时钟信号而控制第二节点的信号;节点控制模块用于接收第一电平信号接收端接收的第一电平信号和第二电平信号接收端接收的第二电平信号,并响应于第二节点的信号、第一时钟信号端接收的第一时钟信号和第二时钟信号端接收的第二时钟信号,控制第一节点的信号;输出模块用于接收第二电平信号接收端接收的第二电平信号,并响应于第一节点的信号,控制驱动信号输出端输出的信号;或者,输出模块用于接收第一电平信号接收端的第一电平信号,并响应于第三节点的信号,控制驱动信号输出端输出的信号;稳压模块用于接收第二节点的信号,并响应于第二时钟信号端接收的第二时钟信号,控制第三节点的信号;其中,第一电平信号为低电平信号,第二电平信号为高电平信号;当驱动信号输出端输出的信号为低电平信号时,第三节点的信号的电位小于第一电平信号接收端接收的第一电平信号的电位;节点控
制模块包括至少一个有源层为氧化物半导体的晶体管;输入模块、稳压模块和输出模块中的至少一者中包括至少一个有源层为硅的晶体管。
7.通过稳压模块控制第三节点的信号,使得当驱动信号输出端输出的信号为低电平时,第三节点的信号的电位低于第一电平信号接收端接收的低电平的电位,进而使得驱动信号输出端输出的信号为第一电平信号接收端接收的低电平,避免当第三节点的信号较高,输出模块从第一电平信号接收端接收的第一电平信号,无法传输至控制驱动信号输出端,进而影响信号的输出,保证显示面板的显示效果。此外,由于节点控制模块包括氧化物半导体的晶体管,相比于全部为低温多晶硅晶体管,可以改善第一节点的漏电,使得第一节点的信号稳定,进行使得输出的信号稳定,提高显示面板的显示效果;且由于移位寄存器结合了氧化物半导体的晶体管和低温多晶硅晶体管,因此,可以使得移位寄存器具有较强的驱动能力和低功耗等特点。此外,经验证,该移位寄存器可以有效规避低温多晶硅晶体管漏电的缺点;且当低温多晶硅晶体管的阈值电压偏移量较大时,驱动信号输出端仍旧可以输出比较稳定的波形,为工艺提供一定的容限误差。此外,采用该移位寄存器的栅极驱动电路具有两种功能,既可以提供控制发光支路上的发光控制晶体管的开启或关断的发光控制信号,又可以提供控制扫描信号。即,该栅极驱动电路既可以为发光控制驱动电路,也可以为扫描驱动电路,当发光控制驱动电路和扫描驱动电路均为该栅极驱动电路时,发光控制驱动电路和扫描驱动电路的结构相同,通过改变首级电路的输入信号,在不改变时钟信号的前提下,即能够产生两种不同的像素电路的驱动信号(发光控制信号或扫描信号)。且由于发光控制驱动电路和扫描驱动电路的结构相同,需要的时钟信号也相同,因此,可以复用时钟信号线,这样一来,可以减少时钟信号线的数量,有利于显示面板的窄边框设计,且可以减少显示驱动芯片内为时钟信号线提供时钟信号的时钟控制模块的数量,降低显示驱动芯片的设计成本。
8.在一些可能实现的方式中,节点控制模块包括:第一控制单元,与第一电平信号接收端、第一时钟信号端、第二时钟信号端、第一节点和所述第二节点电连接;第二控制单元,与第二电平信号接收端、第一节点和第二节点电连接;第一控制单元用于接收第一电平信号接收端的第一电平信号,并响应于第二节点的信号、第一时钟信号端接收的第一时钟信号和第二时钟信号端接收的第二时钟信号,控制第一节点的信号;或者,第二控制单元用于接收第二电平信号接收端接收的第二电平信号,并响应于第二节点的信号,控制第一节点的信号。即分别通过独立的单元对第一节点进行控制,当第一节点需要第一电平信号时,则通过第一控制单元向第一节点传输第一电平信号;当第一节点需要第二电平信号时,则通过第二控制单元向第一节点传输第二电平信号,避免了信号的干扰,使得第一节点的信号更加的稳定。
9.在一些可能实现的方式中,在上述节点控制模块包括第一控制单元的基础上,第一控制单元包括至少一个有源层为氧化物半导体的晶体管,例如以igzo作为有源层的晶体管,由于igzo晶体管具有漏电流小的优点,所以,通过第一控制单元向第一节点提供低电平时,可以保证第一节点的信号稳定,进而保证驱动信号输出端输出信号较稳定。当驱动信号输出端输出的信号为发光控制信号时,由于像素电路中的发光控制晶体管在接收到低电平时导通,显示单元显示;在接收到高电平时截止,显示单元不显示,也就是说,驱动信号输出端输出的发光控制信号为高电平时,发光控制晶体管截止,显示单元不显示;驱动信号输出
端输出的信号为低电平时,发光控制晶体管导通,显示单元显示;又由于第一控制单元向第一节点提供低电平时,驱动信号输出端输出的发光控制信号为高电平信号,因此,当驱动信号输出端输出的高电平信号稳定,可以保证像素电路中的发光控制晶体管可以彻底的截止,避免了亮屏的发生。
10.在一些可能实现的方式中,移位寄存器还包括:保护模块,位于第二节点和所述第三节点之间,以及位于第二节点与稳压模块之间,且与第一电平信号接收端电连接;保护模块用于阻止第三节点的信号传输至第二节点,避免输入模块受到高的vds偏置。
11.在一些可能实现的方式中,输入模块包括第一晶体管;第一晶体管的栅极与第二时钟信号端电连接,第一晶体管的第一极与触发信号输入端电连接,第一晶体管的第二极与第二节点电连接。当然,输入模块具体结构并不限于此,本领域技术人员可以根据实际情况进行设置,只要保证输入信号的正常输入即可。当输入模块仅包括一个晶体管时,结构简单。
12.在一些可能实现的方式中,在上述第一控制单元包括至少一个有源层为氧化物半导体的晶体管的基础上,第一控制单元包括第二晶体管、第三晶体管和第四晶体管;第二晶体管的栅极与第一时钟信号端电连接,第二晶体管的第一极与第一电平信号接收端电连接,第二晶体管的第二极、第四晶体管的栅极以及第三晶体管的第二极耦合于第四节点;第三晶体管的栅极与第二节点电连接,第三晶体管的第一极与第二时钟信号端电连接;第四晶体管的第一极与第一电平信号接收端电连接,第四晶体管的第二极与第一节点电连接。当然,输入模块具体结构并不限于此,本领域技术人员可以根据实际情况进行设置。
13.在一些可能实现的方式中,在上述第一控制单元包括第二晶体管、第三晶体管和第四晶体管的基础上,第二晶体管、第三晶体管和第四晶体管均为有源层为氧化物半导体的晶体管(具有漏电流小的优点),当第一控制单元向第一节点提供低电平时,进一步可以保证第一节点的信号稳定,进而保证驱动信号输出端输出的发光控制信号较稳定,避免了亮屏的发生。
14.在一些可能实现的方式中,在上述第二控制单元包括至少一个有源层为氧化物半导体的晶体管的基础上,第二控制单元包括第五晶体管;第五晶体管的栅极与第二节点电连接,第五晶体管的第一极与第二电平信号接收端电连接,第五晶体管的第二极与第一节点电连接。当然,第二控制单元具体结构并不限于此,本领域技术人员可以根据实际情况进行设置。当第二控制单元仅包括一个晶体管时,结构简单。
15.在一些可能实现的方式中,在上述移位寄存器包括保护模块的基础上,保护模块包括第六晶体管;第六晶体管的第一极与第二节点电连接,第六晶体管的栅极与第一电平信号接收端电连接,第六晶体管的第二极分别与第三节点和稳压模块电连接。当然,保护模块的具体结构并不限于此,本领域技术人员可以根据实际情况进行设置。当保护模块仅包括一个晶体管时,结构简单。
16.在一些可能实现的方式中,稳压模块包括第七晶体管和第一电容;第七晶体管的栅极与第三节点电连接,第七晶体管的第一极与第一时钟信号端电连接,第七晶体管的第二极与第一电容的第二极电连接,第一电容的第一极分别与第三节点和所述第六晶体管的第二极电连接。第七晶体管和第一电容构成电容耦合下拉结构,使得当驱动信号输出端输出的信号为低电平时,第三节点的信号的电位低于第一电平信号接收端接收的低电平的电
位,进而使得驱动信号输出端输出的信号为第一电平信号接收端接收的低电平。
17.在一些可能实现的方式中,输出模块包括第二电容、第八晶体管和第九晶体管;第八晶体管的栅极、第二电容的第一极均与第一节点电连接,第八晶体管的第一极、第二电容的第二极均与第二电平信号接收端电连接,第八晶体管的第二极、第九晶体管的第二极均与驱动信号输出端电连接,第九晶体管的栅极与第三节点电连接,第九晶体管的第一极与第一电平信号接收端电连接,结构简单,且保证驱动信号输出端输出信号的稳定性。
18.在一些可能实现的方式中,有源层为氧化物半导体的晶体管为n型晶体管;有源层为硅的晶体管为p型晶体管,n型晶体管和p型晶体管的结合,将有效减少移位寄存器所需的薄膜晶体管个数,使得移位寄存器的结构更加的简单,当该移位寄存器应用于显示面板时,有利于实现更窄边框的面板设计。
19.第二方面,本技术实施例还提供一种栅极驱动电路,包括相互级联的n个第一方面所述的移位寄存器,n≥2。
20.该栅极驱动电路具有两种功能,既可以提供控制发光支路上的发光控制晶体管的开启或关断的发光控制信号,又可以提供控制扫描信号。即,该栅极驱动电路既可以为发光控制驱动电路,也可以为扫描驱动电路,当发光控制驱动电路和扫描驱动电路均为该栅极驱动电路时,发光控制驱动电路和扫描驱动电路的结构相同,通过改变首级电路的输入信号,在不改变时钟信号的前提下,即能够产生两种不同的像素电路的驱动信号(发光控制信号或扫描信号)。且由于发光控制驱动电路和扫描驱动电路的结构相同,需要的时钟信号也相同,因此,可以复用时钟信号线,这样一来,可以减少时钟信号线的数量,有利于显示面板的窄边框设计,且可以减少显示驱动芯片内为时钟信号线提供时钟信号的时钟控制模块的数量,降低显示驱动芯片的设计成本。
21.第三方面,本技术实施例还提供一种显示面板,包括至少一个第二方面所述的栅极驱动电路,具有第二方面的栅极驱动电路的所有效果。
22.在一些可能实现的方式中,包括至少两个栅极驱动电路,其中一个栅极驱动电路为发光控制驱动电路,另一个栅极驱动电路为扫描驱动电路;发光控制驱动电路电连接的时钟信号线复用为扫描驱动电路的时钟信号线。
23.第四方面,本技术实施例还提供一种电子设备,包括如第三方面所述的显示面板,具有第三方面的栅极驱动电路的所有效果。
附图说明
24.图1为本技术实施例提供的一种电子设备的结构示意图;
25.图2为本技术实施例提供的一种显示面板的结构示意图;
26.图3为本技术实施例提供的一种像素电路的结构示意图;
27.图4为本技术实施例提供的又一种显示面板的结构示意图;
28.图5为本技术实施例提供的一种移位寄存器的结构示意图;
29.图6为本技术实施例提供的又一种移位寄存器的结构示意图;
30.图7为本技术实施例提供的又一种移位寄存器的结构示意图;
31.图8为本技术实施例提供的又一种移位寄存器的结构示意图;
32.图9为本技术实施例提供的一种移位寄存器的时序示意图;
33.图10为本技术实施例提供的一种移位寄存器的工作过程图;
34.图11为本技术实施例提供的又一种移位寄存器的工作过程图;
35.图12为本技术实施例提供的又一种移位寄存器的工作过程图;
36.图13为本技术实施例提供的又一种移位寄存器的工作过程图;
37.图14为本技术实施例提供的又一种移位寄存器的工作过程图;
38.图15为本技术实施例提供的又一种移位寄存器的工作过程图;
39.图16为相关技术与本技术实施例的一种仿真对比图;
40.图17为相关技术与本技术实施例的又一种仿真对比图;
41.图18为本技术实施例提供的又一种移位寄存器的时序示意图;
42.图19为本技术实施例提供的又一种移位寄存器的时序示意图;
43.图20为相关技术与本技术实施例的又一种仿真对比图。
具体实施方式
44.下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。
45.本文中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,a和/或b,可以表示:单独存在a,同时存在a和b,单独存在b这三种情况。
46.本技术实施例的说明书和权利要求书中的术语“第一”和“第二”等是用于区别不同的对象,而不是用于描述对象的特定顺序。例如,第一目标对象和第二目标对象等是用于区别不同的目标对象,而不是用于描述目标对象的特定顺序。
47.在本技术实施例中,“示例性的”或者“例如”等词用于表示作例子、例证或说明。本技术实施例中被描述为“示例性的”或者“例如”的任何实施例或设计方案不应被解释为比其它实施例或设计方案更优选或更具优势。确切而言,使用“示例性的”或者“例如”等词旨在以具体方式呈现相关概念。
48.在本技术实施例的描述中,除非另有说明,“多个”的含义是指两个或两个以上。例如,多个处理单元是指两个或两个以上的处理单元;多个系统是指两个或两个以上的系统。
49.本技术实施例提供一种电子设备,本技术实施例提供的电子设备可以是手机、平板电脑、笔记本电脑、个人数字助理(personal digital assistant,简称pda)、车载电脑、智能穿戴式设备、智能家居设备等包括显示面板的电子设备,本技术实施例对上述电子设备的具体形式不作限定。如图1所示,以下为了方便说明,以电子设备是手机为例进行说明。
50.如图1所示,手机100包括显示面板10、后壳20和中框30。显示面板10、后壳20和中框30可以围成容纳腔体。容纳腔体内设置有主板、电池和功能器件(图中未示出)等结构。功能器件例如包括显示驱动芯片和处理器等。处理器向显示驱动芯片发送相应的信号,以使显示驱动芯片驱动显示面板10进行显示。
51.后壳20的材料例如可以包括塑料、素皮、玻璃纤维等不透光材料;也可以包括玻璃等透光材料。本技术实施例对后壳20的材料不进行限定。
52.显示面板10例如包括液晶显示(liquid crystal display,lcd)面板、有机发光二
极管(organic light emitting diode,oled)显示面板和led显示面板等,其中,led显示面板例如包括micro-led显示面板、mini-led显示面板等。本技术实施例对显示面板10的类型不进行限定。下面以显示面板10为oled显示面板为例进行说明。
53.如图2所示,显示面板10包括显示区aa和非显示区naa,非显示区naa例如环绕显示区aa设置。显示面板10的显示区aa中设置有阵列排布的多个像素11、多个扫描线组12和多条数据线13。每个像素11包括像素电路111和显示单元112。多条数据线13与多列像素11中像素电路111一一对应,即一列像素11中的像素电路111对应一条数据线13。多个扫描线组12与多行像素11的像素电路111一一对应,即一行像素11中的像素电路111对应一个扫描线组12。
54.结合图3,像素电路111例如包括7t1c(7个晶体管和1个存储电容),即该像素电路111可以包括驱动晶体管m1、数据写入晶体管m2、阈值补偿晶体管m3、复位晶体管m4和m5、发光控制晶体管m6和m7、以及存储电容cst。
55.可以理解的是,像素电路111的具体结构包括但不限于上述示例,在其他可选的实施例中,像素电路111还可以是其他设置方式,只要可以驱动显示单元112发光即可。
56.上述复位晶体管m4和阈值补偿晶体管m3是以氧化物半导体材料,例如铟镓锌氧化物(indium gallium zinc oxide,igzo),作为有源层的晶体管;驱动晶体管m1、数据写入晶体管m2、复位晶体管m5、发光控制晶体管m6和m7是以硅,可选为多晶硅,例如为低温多晶硅(low temperature poly-silicon,ltps)材料,作为有源层的晶体管,即将ltps晶体管和igzo晶体管集成在一个基板上,形成低温多晶氧化物(ltpo,low temperature polycrystalline oxide)显示面板10。
57.低温多晶硅晶体管具有载流子迁移率高、响应快、和功耗小等的优点,氧化物半导体晶体管具有漏流小的优点,所以当像素电路111同时包括ltps材料作为有源层的晶体管以及igzo材料作为有源层的晶体管时,可以保证像素电路111具有较佳的性能。
58.此外,像素电路111还包括初始化信号端vref、第一电源端pvdd、第二电源端pvee、数据信号端data、第一扫描信号端scan1、第二扫描信号端scan2、第三扫描信号端scan3、第四扫描信号端scan4和发光控制信号端emit。发光控制晶体管m6的第一极与第一电源端pvdd电连接,数据写入晶体管m2的第一极与数据信号端data电连接,数据写入晶体管m2的栅极与第四扫描信号端scan4电连接,阈值补偿晶体管m3的栅极与第三扫描信号端scan3电连接,复位晶体管m4和m5的第一极分别与初始化信号端vref电连接(两者对应的初始化信号端可以相同,也可以不同),复位晶体管m4的栅极可以与第一扫描信号端scan1电连接,复位晶体管m5的栅极可以与第二扫描信号端scan2电连接,发光控制晶体管m6和m7的栅极可以分别与发光控制信号端emit电连接,发光控制晶体管m7与第一发光元件112的阳极电连接,第一发光元件112的阴极与第二电源端pvee电连接。
59.相应的,继续参见图2,每个扫描线组12包括第一扫描信号线121、第二扫描信号线122和发光控制信号线123。
60.相应的,一列像素11中的像素电路111对应一条数据线13即为同一列的各像素11的像素电路111中的数据信号端data与同一条数据线13电连接。一行像素11中的像素电路111对应一个扫描线组12即为同一行的各像素11的像素电路111中的第一扫描信号端scan1与该行对应的第一扫描信号线121电连接,同一行的各像素11的像素电路111中的第二扫描
信号端scan2与该行对应的第二扫描信号线122电连接,同一行的各像素11的像素电路111中的第三扫描信号端scan3与其它行(具体行本领域技术人员可以根据实际情况设置)对应的第一扫描信号线121电连接,同一行的各像素11的像素电路111中的第四扫描信号端scan4与其它行(具体行本领域技术人员可以根据实际情况设置)对应的第二扫描信号线122电连接,同一行的各像素11的像素电路111中的发光控制信号端emit与同一条发光控制信号线123电连接。
61.需要说明的是,为了保证电路的简洁清楚,图2中并未示出同一行的各像素11的像素电路111中的第三扫描信号端scan3与其它行对应的第一扫描信号线121电连接,同一行的各像素11的像素电路111中的第四扫描信号端scan4与其它行对应的第二扫描信号线122电连接。
62.也就是说,运用ltpo工艺的像素电路111通常需要三种栅极控制信号,一是发光控制信号线123传输的发光控制信号,即发光控制信号线123传输的发光控制信号可以控制发光支路上的发光控制晶体管m6和m7的开启或关断;二是第一扫描信号线121传输的第一扫描信号,即第一扫描信号线121传输的第一扫描信号可以控制有源层为igzo的复位晶体管m4和阈值补偿晶体管m3的开启或关断,亦即复位晶体管m4所在行对应的第一扫描信号线121传输的第一扫描信号可以控制复位晶体管m4的开启或关断,通过其它行对应的第一扫描信号线121传输的第一扫描信号控制阈值补偿晶体管m3的开启或关断;三是第二扫描信号线122传输的第二扫描信号,即第二扫描信号线122传输的第二扫描信号可以控制有源层为ltps的复位晶体管m5和数据写入晶体管m2的开启或关断,亦即复位晶体管m5所在行对应的第二扫描信号线122传输的第二扫描信号可以控制复位晶体管m5的开启或关断,通过其它行对应的第二扫描信号线122传输的第二扫描信号控制数据写入晶体管m2的开启或关断。
63.像素电路111基于发光控制信号、第一扫描信号、第二扫描信号等驱动显示单元112发光的原理与现有技术中的7t1c的像素电路驱动显示单元发光的原理类似,在此不再赘述。
64.继续参见图2,显示面板10的非显示区naa中设置有驱动电路14,其中,驱动电路14例如可以包括第一扫描驱动电路、第二扫描驱动电路和发光控制驱动电路。第一扫描驱动电路包括多个第一扫描信号输出端,第二扫描驱动电路包括多个第二扫描信号输出端,发光控制驱动电路包括多个发光控制信号输出端。第一扫描驱动电路的多个第一扫描信号输出端与显示区aa的多条第一扫描信号线121一一对应电连接,第二扫描驱动电路的多个第二扫描信号输出端与显示区aa的多条第二扫描信号线122一一对应电连接,以及,发光控制驱动电路的多个发光控制信号输出端与显示区aa的发光控制信号线123一一对应电连接。第一扫描驱动电路通过第一扫描信号输出端向第一扫描信号线121传输第一扫描信号,第二扫描驱动电路通过第二扫描信号输出端向第二扫描信号线122传输第二扫描信号,发光控制驱动电路通过发光控制信号输出端向发光控制信号线123传输发光控制信号。
65.为了解决背景技术中的问题,本发明实施例提供一种栅极驱动电路,该栅极驱动电路具有两种功能,既可以提供控制发光支路上的发光控制晶体管m6和m7的开启或关断的发光控制信号,又可以提供控制复位晶体管m4和阈值补偿晶体管m3的开启或关断的第一扫描信号。即,该栅极驱动电路既可以为发光控制驱动电路,也可以为第一扫描驱动电路,当
发光控制驱动电路和第一扫描驱动电路均为该栅极驱动电路时,发光控制驱动电路和第一扫描驱动电路的结构相同,通过改变首级电路的输入信号,在不改变时钟信号的前提下,即能够产生两种不同的像素电路的驱动信号(发光控制信号或第一扫描信号)。且由于发光控制驱动电路和第一扫描驱动电路的结构相同,需要的时钟信号也相同,因此,可以复用时钟信号线,这样一来,可以减少时钟信号线的数量,有利于显示面板的窄边框设计,且可以减少显示驱动芯片内为时钟信号线提供时钟信号的时钟控制模块的数量,降低显示驱动芯片的设计成本。
66.下面对本技术实施例提供的栅极驱动电路的具体结构进行介绍。
67.如图4所示,本发明实施例中,栅极驱动电路141包括n个级联的移位寄存器asg,例如可以包括n个移位寄存器asg1~asgn,n≥2,n的具体取值本领域技术人员可根据实际情况设置,此处不作限定。
68.每级移位寄存器asg包括第一时钟信号端ck1、第二时钟信号端ck2、触发信号输入端in和驱动信号输出端out,除最后一级移位寄存器asgn外,其余每级移位寄存器asg的驱动信号输出端out与其相邻的下一级的移位寄存器asg的触发信号输入端in电连接,第一级移位寄存器asg1的触发信号输入端in接收触发信号线(图4中未示出)发出的触发信号stv。移位寄存器asg根据第一时钟信号端ck1输入的第一时钟信号、第二时钟信号端ck2输入的第二时钟信号和触发信号输入端in输入的触发信号stv通过驱动信号输出端out向发光控制信号线123发送发光控制信号或向第一扫描信号线121发送第一扫描信号。
69.显示面板10还包括位于非显示区naa的第一时钟信号线ckl1和第二时钟信号线ckl2。奇数级移位寄存器asg的第一时钟信号端ck1与第一时钟信号线ckl1电连接,奇数级移位寄存器asg的第二时钟信号端ck2与第二时钟信号线ckl2电连接;偶数级移位寄存器asg的第一时钟信号端ck1与第二时钟信号线ckl2电连接,偶数级移位寄存器asg的第二时钟信号端ck2与第一时钟信号线ckl1电连接。如图4所示,第一级移位寄存器asg1和第三级移位寄存器asg3的第一时钟信号端ck1与第一时钟信号线ckl1电连接,第一级移位寄存器asg1和第三级移位寄存器asg3的第二时钟信号端ck2与第二时钟信号线ckl2电连接,第二级移位寄存器asg2和第四级移位寄存器asg4的第一时钟信号端ck1与第二时钟信号线ckl2电连接,第二级移位寄存器asg2和第四级移位寄存器asg4的第二时钟信号端ck2与第一时钟信号线ckl1电连接。
70.结合图5,每级移位寄存器asg还包括:第一电平信号接收端vgl、第二电平信号接收端vgh、节点控制模块142、输入模块143、稳压模块144和输出模块145。
71.节点控制模块142,与第一电平信号接收端vgl、第二电平信号接收端vgh、第一时钟信号端ck1、第二时钟信号端ck2、第一节点n1和第二节点n2电连接。输入模块143,与第二时钟信号端ck2、触发信号输入端in和第二节点n2电连接。稳压模块144,与第二节点n2、第二时钟信号端ck2和第三节点n3电连接。输出模块145,与第一电平信号接收端vgl、第二电平信号接收端vgh、第一节点n1、第三节点n3和驱动信号输出端out电连接。
72.输入模块143用于接收触发信号输入端in的输入信号stv,并响应于第二时钟信号端ck2接收的第二时钟信号ckv2而控制第二节点n2的信号。
73.节点控制模块142用于接收第一电平信号接收端vgl的第一电平信号和第二电平信号接收端vgh接收的第二电平信号,并响应于第二节点n2的信号、第一时钟信号端ck1接
收的第一时钟信号ckv1和第二时钟信号端ck2接收的第二时钟信号ckv2,控制第一节点n1的信号。
74.输出模块145用于接收第二电平信号接收端vgh接收的第二电平信号,并响应于第一节点n1的信号,控制驱动信号输出端out输出发光控制信号或第一扫描信号;或者,输出模块145用于接收第一电平信号接收端vgl的第一电平信号,并响应于第三节点n3的信号,控制驱动信号输出端out输出发光控制信号或第一扫描信号。
75.稳压模块144用于接收第二节点n2的信号,并响应于第二时钟信号端ck2接收的第二时钟信号ckv2,控制第三节点n3的信号;其中,第一电平信号为低电平信号,第二电平信号为高电平信号;当驱动信号输出端out输出的信号为低电平信号时,第三节点n3的信号的电位小于第一电平信号接收端vgl接收的第一电平信号的电位。
76.此外,节点控制模块142包括至少一个晶体管,该晶体管是以氧化物半导体材料,例如igzo,作为有源层的晶体管。输入模块143、稳压模块144和输出模块145中的至少一者中包括至少一个晶体管,该晶体管是以硅,可选为多晶硅,例如为ltps,作为有源层的晶体管。
77.本发明实施例中,通过输入模块143接收输入信号stv并响应于第二时钟信号ckv2控制第二节点n2的信号,通过节点控制模块142接收第一电平信号和第二电平信号,并响应于第二节点n2的信号、第一时钟信号ckv1和第二时钟信号ckv2控制第一节点n1的信号,通过输出模块145接收第二电平信号,并响应于第一节点n1的信号,控制输出信号;或者,通过输出模块145接收第一电平信号,并响应于第三节点n3的信号,控制输出信号。由于第三节点n3的电位会影响输出信号,所以通过稳压模块144控制第三节点n3的信号,使得当驱动信号输出端out输出的信号为低电平时,第三节点n3的信号的电位低于第一电平信号接收端vgl接收的低电平的电位,进而使得驱动信号输出端out输出的信号为第一电平信号接收端vgl接收的低电平,避免输出模块145包括晶体管时,由于晶体管的阈值损耗,输出模块145从第一电平信号接收端vgl接收的第一电平信号,无法传输至控制驱动信号输出端out,进而影响信号的输出。此外,由于节点控制模块142包括igzo晶体管,相比于全部为ltps晶体管,可以改善第一节点n1的漏电,使得第一节点n1的信号稳定,进行使得输出的信号稳定;且由于移位寄存器asg结合了igzo晶体管和ltps晶体管,因此,可以使得移位寄存器asg具有较强的驱动能力和低功耗等特点。
78.可选的,节点控制模块142包括的igzo晶体管为n型igzo晶体管,输入模块143、稳压模块144和输出模块145中的至少一者中包括的ltps晶体管为p型ltps晶体管。n型晶体管和p型晶体管的结合,将有效减少移位寄存器asg所需的薄膜晶体管个数,使得移位寄存器asg的结构更加的简单,有利于实现更窄边框的面板设计。
79.在一些可能的实施例中,参见图6,每级移位寄存器asg还包括:保护模块146,位于第二节点n2和第三节点n3之间,以及,位于第二节点n2和稳压模块144之间,且与第一电平信号接收端vgl电连接。保护模块146用于阻止第三节点n3的信号传输至第二节点n2,即起到夹断作用,避免输入模块143受到高的vds偏置。
80.在一些可能的实施例中,参见图7,节点控制模块142包括第一控制单元1421和第二控制单元1422。第一控制单元1421,与第一电平信号接收端vgl、第一时钟信号端ck1、第二时钟信号端ck2、第一节点n1和第二节点n2电连接。第二控制单元1422,与第二电平信号
接收端vgh、第一节点n1和第二节点n2电连接。
81.第一控制单元1421用于接收第一电平信号接收端vgl的第一电平信号,并响应于第二节点n2的信号、第一时钟信号端ck1接收的第一时钟信号ckv1和第二时钟信号端ck2接收的第二时钟信号ckv2,控制第一节点n1的信号。或者,第二控制单元1422,用于接收第二电平信号接收端vgh接收的第二电平信号,并响应于第二节点n2的信号,控制第一节点n1的信号。也就是说,可以通过第一控制单元1421向第一节点n1提供第一电平信号,通过第二控制单元1422向第一节点n1提供第二电平信号。换言之,当第一节点n1需要第一电平信号时,则通过第一控制单元1421向第一节点n1传输第一电平信号;当第一节点n1需要第二电平信号时,则通过第二控制单元1422向第一节点n1传输第二电平信号。且当第一节点n1为第一电平信号时,输出模块145将第二电平信号接收端vgh接收的第二电平信号通过驱动信号输出端out输出;当第一节点n1为第二电平信号时,输出模块145无法将第二电平信号接收端vgh接收的第二电平信号通过驱动信号输出端out输出。
82.此外,第一控制单元1421包括至少一个晶体管,该晶体管是以氧化物半导体材料,例如igzo,作为有源层的晶体管。由于igzo晶体管具有漏电流小的优点,所以,通过第一控制单元1421向第一节点n1提供低电平时,可以保证第一节点n1的信号稳定,进而保证驱动信号输出端out输出信号较稳定。当驱动信号输出端out输出的信号为发光控制信号(即该栅极驱动电路为发光控制驱动电路)时,由于像素电路111中的发光控制晶体管m6和m7在接收到低电平时导通,显示单元112显示;在接收到高电平时截止,显示单元112不显示,也就是说,驱动信号输出端out输出的发光控制信号为高电平时,发光控制晶体管m6和m7截止,显示单元112不显示;驱动信号输出端out输出的信号为低电平时,发光控制晶体管m6和m7导通,显示单元112显示;又由于第一控制单元1421向第一节点n1提供低电平时,驱动信号输出端out输出的发光控制信号为高电平信号,因此,当驱动信号输出端out输出的高电平信号稳定,可以保证像素电路111中的发光控制晶体管m6和m7可以彻底的截止,避免了亮屏的发生。
83.在一些可能的实施例中,参见图8,输入模块143包括第一晶体管t1,第一晶体管t1的栅极与第二时钟信号端ck2电连接,第一晶体管t1的第一极与触发信号输入端in电连接,第一晶体管t1的第二极与第二节点n2电连接。第一晶体管t1例如是以硅,可选为多晶硅,例如为ltps,作为有源层的晶体管。
84.需要说明的是,第一晶体管t1的第一极可以为第一晶体管t1的源电极,第一晶体管t1的第二极可以为第一晶体管t1的漏电极;或者,第一晶体管t1的第一极可以为第一晶体管t1的漏电极,第一晶体管t1的第二极可以为第一晶体管t1的源电极。下述实施例中的晶体管相同,下述实施例不再赘述。
85.在一些可能的实施例中,参见图8,第一控制单元1421包括第二晶体管t2、第三晶体管t3和第四晶体管t4。第二晶体管t2的栅极与第一时钟信号端ck1电连接,第二晶体管t2的第一极与第一电平信号接收端vgl电连接,第二晶体管t2的第二极、第四晶体管t4的栅极以及第三晶体管t3的第二极耦合于第四节点n4。第三晶体管t3的栅极与第二节点n2电连接,第三晶体管t3的第一极与第二时钟信号端ck2电连接。第四晶体管t4的第一极与第一电平信号接收端vgl电连接,第四晶体管t4的第二极与第一节点n1电连接。第二晶体管t2、第三晶体管t3和第四晶体管t4例如均为以氧化物半导体材料,例如igzo,作为有源层的晶体
管。
86.在一些可能的实施例中,参见图8,第二控制单元1422包括第五晶体管t5。第五晶体管t5的栅极与第二节点n2电连接,第五晶体管t5的第一极与第二电平信号接收端vgh电连接,第五晶体管t5的第二极与第一节点n1电连接。
87.在一些可能的实施例中,参见图8,保护模块146包括第六晶体管t6。第六晶体管t6的第一极与第二节点n2电连接,第六晶体管t6的栅极与第一电平信号接收端vgl电连接,第六晶体管t6的第二极分别与第三节点n3和稳压模块144电连接。第六晶体管t6例如是以硅,可选为多晶硅,例如为ltps,作为有源层的晶体管。
88.在一些可能的实施例中,参见图8,稳压模块144包括第七晶体管t7和第一电容c1。第七晶体管t7的栅极与第三节点n3电连接,第七晶体管t7的第一极与第一时钟信号端ck1电连接,第七晶体管t7的第二极与第一电容c1的第二极电连接,第一电容c1的第一极分别与第三节点n3和第六晶体管t6的第二极电连接。第七晶体管t7例如是以硅,可选为多晶硅,例如为ltps,作为有源层的晶体管。
89.在一些可能的实施例中,参见图8,输出模块145包括第二电容c2、第八晶体管t8和第九晶体管t9。第八晶体管t8的栅极、第二电容c2的第一极均与第一节点n1电连接,第八晶体管t8的第一极、第二电容c2的第二极均与第二电平信号接收端vgh电连接,第八晶体管t8的第二极、第九晶体管t9的第二极均与驱动信号输出端out电连接,第九晶体管t9的栅极与第三节点n3电连接,第九晶体管t9的第一极与第一电平信号接收端vgl电连接。第八晶体管t8和第九晶体管t9例如均是以硅,可选为多晶硅,例如为ltps,作为有源层的晶体管。
90.以上对栅极驱动电路的结构进行了具体介绍,下面对当栅极驱动电路为发光控制驱动电路时的工作过程,以及,当栅极驱动电路为第一扫描驱动电路时的工作过程分别进行介绍。
91.首先,对当栅极驱动电路为发光控制驱动电路时的工作过程进行介绍。
92.图9示出了当栅极驱动电路为发光控制驱动电路时的移位寄存器中各信号的时序图。下面结合当栅极驱动电路为发光控制驱动电路时的移位寄存器中各信号的时序图,对图8所示的移位寄存器的工作过程进行说明,其他结构移位寄存器中的信号的时序与此基本相同,在此不再赘述。其中,以第二晶体管t2、第三晶体管t3和第四晶体管t4为n型igzo晶体管,第一晶体管t1、第五晶体管t5、第六晶体管t6、第七晶体管t7、第八晶体管t8和第九晶体管t9为p型ltps晶体管,且第一电平信号接收端vgl接收的第一电平信号为-7v,第二电平信号接收端vgh接收的第二电平信号为7v为例。
93.在第一阶段t1,即stv高电平输入阶段:结合图10,第一时钟信号端ck1接收的ckv1由低电平变高电平,第二时钟信号端ck2接收的ckv2由高电平变低电平,第一晶体管t1打开,第六晶体管t6打开,将触发信号输入端in接收的输入信号stv的高电平写入第三节点n3,第三节点n3被拉高,第九晶体管t9被关闭。同时第五晶体管t5被关闭,第三晶体管t3打开,第一节点n1无法通过第五晶体管t5被置高。此外,ckv1的高电平打开第二晶体管t2,第三晶体管t3将ckv2的低电平传至第四节点n4,则第四节点n4此时处于低电平状态,第四晶体管t4被关闭,第一节点n1仍旧维持高电平。由于第二电容c2的保持作用,驱动信号输出端out输出的发光控制信号此时仍旧为低电平。
94.在第二阶段t2,即驱动信号输出端out输出高电平阶段:结合图11,第一时钟信号
端ck1接收的ckv1由高电平变低电平,第二时钟信号端ck2接收的ckv2由低电平变高电平,第一晶体管t1和第二晶体管t2关闭。第三晶体管t3将第二时钟信号端ck2接收的ckv2的高电平传至第四节点n4,第四晶体管t4打开,第一节点n1被拉低,第八晶体管t8被打开,驱动信号输出端out输出的发光控制信号为高电平。同时,第三节点n3仍旧维持高电平,第九晶体管t9被关闭。
95.在第三阶段t3,即stv高电平再输入阶段:结合图12,第一时钟信号端ck1接收的ckv1由低电平变高电平,第二时钟信号端ck2接收的ckv2由高电平变低电平,第一晶体管t1打开,第六晶体管t6打开,将触发信号输入端in接收的输入信号stv的高电平写入第三节点n3,第三节点n3被拉高,第九晶体管t9被关闭。同时第五晶体管t5被关闭,第三晶体管t3打开,第一节点n1无法通过第五晶体管t5被置高。此外,ckv1的高电平打开第二晶体管t2,第三晶体管t3将ckv2的低电平传至第四节点n4,则第四节点n4此时处于低电平状态,第四晶体管t4被关闭,由于第二电容c2的保持作用,第一节点n1仍旧维持低电平,第八晶体管t8被打开,驱动信号输出端out输出的发光控制信号维持高电平。
96.在第四阶段t4,即驱动信号输出端out输出的高电平保持阶段:结合图13,第一时钟信号端ck1接收的ckv1由高电平变低电平,第二时钟信号端ck2接收的ckv2由低电平变高电平,第一晶体管t1和第二晶体管t2关闭。第三晶体管t3将第二时钟信号端ck2接收的ckv2的高电平传至第四节点n4,第四晶体管t4打开,第一节点n1被拉低,第八晶体管t8被打开,驱动信号输出端out输出的发光控制信号为高电平。同时,第三节点n3仍旧维持高电平,第九晶体管t9被关闭。
97.在第五阶段t5,即stv低电平输入阶段:结合图14,第一时钟信号端ck1接收的ckv1由低电平变高电平,第二时钟信号端ck2接收的ckv2由高电平变低电平,第一晶体管t1打开,第六晶体管t6打开,将触发信号输入端in接收的输入信号stv的低电平写入第三节点n3,第三节点n3被拉低,第九晶体管t9被打开。同时第三晶体管t3被关闭,第二晶体管t2打开,第四节点n4为低电平,第四晶体管t4关闭。第二节点n2的低电平将第五晶体管t5打开,第一节点n1被拉高,第八晶体管t8被关闭,驱动信号输出端out输出的发光控制信号为低电平。
98.在第六阶段t6,即电容耦合阶段:结合图15,第一时钟信号端ck1接收的ckv1由高电平变低电平,第二时钟信号端ck2接收的ckv2由低电平变高电平,第一晶体管t1和第二晶体管t2关闭。第三节点n3保持低电平,第七晶体管t7导通。由于第九晶体管t9的阈值损耗,第九晶体管t9不能完全输出最低电平。当第一时钟信号端ck1接收的ckv1由高电平向低电平跳变时,第七晶体管t7和第一电容c1将第三节点n3拉至一个低于第一电平信号接收端vgl接收的低电平的电位,这样,第九晶体管t9能够输出第一电平信号接收端vgl接收的低电平,即保证驱动信号输出端out输出的发光控制信号为第一电平信号接收端vgl接收的低电平。
99.通过第七晶体管t7和第一电容c1控制第三节点n3的信号,使得当驱动信号输出端out输出的发光控制信号为低电平时,第三节点n3的信号的电位低于第一电平信号接收端vgl接收的低电平的电位,使得驱动信号输出端out输出的发光控制信号为第一电平信号接收端vgl接收的低电平,避免当第三节点n3的信号较高,使得第九晶体管t9从第一电平信号接收端vgl接收的低电平无法传输至控制驱动信号输出端out,进而影响发光控制信号的输
出。此外,由于第一控制单元1421的第二晶体管t2、第三晶体管t3以及第四晶体管t4均为igzo晶体管(具有漏电流小的优点),所以,通过第一控制单元1421向第一节点n1提供低电平时,可以保证第一节点n1的信号稳定,进而保证驱动信号输出端out输出的发光控制信号较稳定,避免了亮屏的发生。此外,由于移位寄存器asg结合了n型晶体管和p型晶体管的结合,有效减少移位寄存器asg所需的薄膜晶体管个数,即移位寄存器asg仅包括9个晶体管和2个电容,结构单元,器件数量少,有利于实现更窄边框的面板设计。此外,由于移位寄存器asg结合了igzo晶体管和ltps晶体管,因此,可以使得移位寄存器asg具有较强的驱动能力和低功耗等特点。且经验证,该栅极驱动电路可以有效规避ltps晶体管漏电的缺点。
100.此外,由于ltps晶体管的阈值电压容易受到外界电场的影响,发生阈值电压的偏移,进而影响驱动信号输出端out的信号输出。经验证,本技术实施例提供的包括igzo晶体管的栅极驱动电路,即便ltps晶体管的阈值电压偏移量较大管的栅极驱动电路,即便ltps晶体管的阈值电压偏移量较大驱动信号输出端out仍旧可以输出比较稳定的波形,为工艺提供一定的容限误差。
101.为详细说明该有益效果,下面通过与相关技术进行对比来说明。
102.图16和图17均示出了相关技术与本技术实施例的对比仿真图,其中,横坐标为时间,纵坐标为仿真时驱动信号输出端out输出的信号。
103.图16中的四个仿真结果由上到下依次为:相关技术的ltps晶体管的阈值电压偏移0v时,驱动信号输出端out的信号;相关技术的ltps晶体管的阈值电压偏移-2.5v时,驱动信号输出端out的信号;本技术实施例的ltps晶体管的阈值电压偏移0v时,驱动信号输出端out的信号;本技术实施例的的ltps晶体管的阈值电压偏移-2.5v时,驱动信号输出端out的信号。由图16可知,当相关技术和本技术实施例的ltps晶体管的阈值电压均偏移0v时,相关技术和本技术实施例驱动信号输出端的输出的信号均正常,但是,当相关技术和本技术实施例的ltps晶体管的阈值电压均偏移-2.5v时,相关技术输出的信号异常,即相关技术的移位寄存器失效,而本技术实施例输出的信号仍然正常。
104.图17中的四个仿真结果由上到下依次为:相关技术的ltps晶体管的阈值电压偏移0v时,驱动信号输出端out的信号;相关技术的ltps晶体管的阈值电压偏移2.5v时,驱动信号输出端out的信号;本技术实施例的ltps晶体管的阈值电压偏移0v时,驱动信号输出端out的信号;本技术实施例的的ltps晶体管的阈值电压偏移2.5v时,驱动信号输出端out的信号。由图17可知,当相关技术和本技术实施例的ltps晶体管的阈值电压均偏移0v时,相关技术和本技术实施例驱动信号输出端的输出的信号均正常,但是,当相关技术和本技术实施例的ltps晶体管的阈值电压均偏移2.5v时,相关技术输出的信号异常,即相关技术的移位寄存器失效,而本技术实施例输出的信号仍然较正常。
105.由此可见,本技术实施例提供的包括igzo晶体管的栅极驱动电路在ltps由此可见,本技术实施例提供的包括igzo晶体管的栅极驱动电路在ltps时,电路作为发光控制驱动电路仍旧可以输出比较稳定的波形,为工艺提供一定的容限误差。
106.以上是以某批次的晶体管特性为例说明,旨在表述本提案可以容忍的阈值电压偏移范围更强,留给工艺窗口的容忍度更高。实际可容忍的偏移值不局限于此。
107.此外,当栅极驱动电路为发光控制驱动电路时,发光控制驱动电路的移位寄存器asg支撑脉宽调制。示例性的,参见图18,当stv信号脉宽为3.5个时钟周期时,驱动信号输出
端out输出的发光控制信号也为3.5个时钟周期。
108.其次,对当栅极驱动电路为第一扫描驱动电路时的工作过程进行介绍。
109.图19示出了当栅极驱动电路为第一扫描驱动电路时的移位寄存器中各信号的时序图。与图9相比,输入信号stv的脉宽仅有半个第二时钟信号ckv2周期。下面结合当栅极驱动电路为第一扫描驱动电路时的移位寄存器中各信号的时序图,对图8所示的移位寄存器的工作过程进行说明,其他结构移位寄存器中的信号的时序与此基本相同,在此不再赘述。同样,以第二晶体管t2、第三晶体管t3和第四晶体管t4为n型igzo晶体管,第一晶体管t1、第五晶体管t5、第六晶体管t6、第七晶体管t7、第八晶体管t8和第九晶体管t9为p型ltps晶体管,且第一电平信号接收端vgl接收的第一电平信号为-7v,第二电平信号接收端vgh接收的第二电平信号为7v为例。
110.在第一阶段t1,即stv高电平输入阶段:结合图10,第一时钟信号端ck1接收的ckv1由低电平变高电平,第二时钟信号端ck2接收的ckv2由高电平变低电平,第一晶体管t1打开,第六晶体管t6打开,将触发信号输入端in接收的输入信号stv的高电平写入第三节点n3,第三节点n3被拉高,第九晶体管t9被关闭。同时第五晶体管t5被关闭,第三晶体管t3打开,第一节点n1无法通过第五晶体管t5被置高。此外,ckv1的高电平打开第二晶体管t2,第三晶体管t3将ckv2的低电平传至第四节点n4,则第四节点n4此时处于低电平状态,第四晶体管t4被关闭,第一节点n1仍旧维持高电平。由于第二电容c2的保持作用,驱动信号输出端out输出的发光控制信号此时仍旧为低电平。
111.在第二阶段t2,即驱动信号输出端out输出高电平阶段:结合图11,第一时钟信号端ck1接收的ckv1由高电平变低电平,第二时钟信号端ck2接收的ckv2由低电平变高电平,第一晶体管t1和第二晶体管t2关闭。第三晶体管t3将第二时钟信号端ck2接收的ckv2的高电平传至第四节点n4,第四晶体管t4打开,第一节点n1被拉低,第八晶体管t8被打开,驱动信号输出端out输出的发光控制信号为高电平。同时,第三节点n3仍旧维持高电平,第九晶体管t9被关闭。
112.在第三阶段t3,即stv低电平输入阶段:结合图14,第一时钟信号端ck1接收的ckv1由低电平变高电平,第二时钟信号端ck2接收的ckv2由高电平变低电平,第一晶体管t1打开,第六晶体管t6打开,将触发信号输入端in接收的输入信号stv的低电平写入第三节点n3,第三节点n3被拉低,第九晶体管t9被打开。同时第三晶体管t3被关闭,第二晶体管t2打开,第四节点n4为低电平,第四晶体管t4关闭。第二节点n2的低电平将第五晶体管t5打开,第一节点n1被拉高,第八晶体管t8被关闭,驱动信号输出端out输出的发光控制信号为低电平。
113.在第六阶段t6,即电容耦合阶段:结合图15,第一时钟信号端ck1接收的ckv1由高电平变低电平,第二时钟信号端ck2接收的ckv2由低电平变高电平,第一晶体管t1和第二晶体管t2关闭。第三节点n3保持低电平,第七晶体管t7导通。由于第九晶体管t9的阈值损耗,第九晶体管t9不能完全输出最低电平。当第一时钟信号端ck1接收的ckv1由高电平向低电平跳变时,第七晶体管t7和第一电容c1将第三节点n3拉至一个低于第一电平信号接收端vgl接收的低电平的电位,这样,第九晶体管t9能够输出第一电平信号接收端vgl接收的低电平,即保证驱动信号输出端out输出的发光控制信号为第一电平信号接收端vgl接收的低电平。
114.通过第七晶体管t7和第一电容c1控制第三节点n3的信号,使得当驱动信号输出端out输出的第一扫描信号为低电平时,第三节点n3的信号的电位低于第一电平信号接收端vgl接收的低电平的电位,使得驱动信号输出端out输出的第一扫描信号为第一电平信号接收端vgl接收的低电平,避免当第三节点n3的信号较高,使得第九晶体管t9从第一电平信号接收端vgl接收的低电平无法传输至控制驱动信号输出端out,进而影响第一扫描信号的输出。此外,由于第一控制单元1421的第二晶体管t2、第三晶体管t3以及第四晶体管t4均为igzo晶体管(具有漏电流小的优点),所以,通过第一控制单元1421向第一节点n1提供低电平时,可以保证第一节点n1的信号稳定,进而保证驱动信号输出端out输出的第一扫描信号较稳定,保证像素电路111的正常工作。此外,由于移位寄存器asg结合了n型晶体管和p型晶体管的结合,有效减少移位寄存器asg所需的薄膜晶体管个数,即移位寄存器asg仅包括9个晶体管和2个电容,结构单元,器件数量少,有利于实现更窄边框的面板设计。此外,由于移位寄存器asg结合了igzo晶体管和ltps晶体管,因此,可以使得移位寄存器asg具有较强的驱动能力和低功耗等特点。且经验证,该栅极驱动电路可以有效规避ltps晶体管漏电的缺点。
115.此外,由于ltps晶体管的阈值电压容易受到外界电场的影响,发生阈值电压的偏移,进而影响驱动信号输出端out的信号输出。经验证,本技术实施例提供的包括igzo晶体管的栅极驱动电路,即便ltps晶体管的阈值电压偏移量较大管的栅极驱动电路,即便ltps晶体管的阈值电压偏移量较大驱动信号输出端out仍旧可以输出比较稳定的波形,为工艺提供一定的容限误差。
116.为详细说明该有益效果,下面通过与相关技术进行对比来说明。
117.图20均示出了相关技术与本技术实施例的对比仿真图,其中,横坐标为时间,纵坐标为仿真时驱动信号输出端out输出的信号。
118.图20中的四个仿真结果由上到下依次为:相关技术的ltps晶体管的阈值电压偏移0v时,驱动信号输出端out的信号;相关技术的ltps晶体管的阈值电压偏移-2.5v时,驱动信号输出端out的信号;本技术实施例的ltps晶体管的阈值电压偏移0v时,驱动信号输出端out的信号;本技术实施例的的ltps晶体管的阈值电压偏移-2.5v时,驱动信号输出端out的信号。由图20可知,当相关技术和本技术实施例的ltps晶体管的阈值电压均偏移0v时,相关技术和本技术实施例驱动信号输出端的输出的信号均正常,但是,当相关技术和本技术实施例的ltps晶体管的阈值电压均偏移-2.5v时,相关技术输出的信号异常,即相关技术的移位寄存器失效,而本技术实施例输出的信号仍然正常。
119.由此可见,本技术实施例提供的包括igzo晶体管的栅极驱动电路在ltps由此可见,本技术实施例提供的包括igzo晶体管的栅极驱动电路在ltps时,电路作为第一扫描驱动电路仍旧可以输出比较稳定的波形,为工艺提供一定的容限误差。
120.以上是以某批次的晶体管特性为例说明,旨在表述本提案可以容忍的阈值电压偏移范围更强,留给工艺窗口的容忍度更高。实际可容忍的偏移值不局限于此。
121.同样,当栅极驱动电路为第一扫描驱动电路时,第一扫描驱动电路的移位寄存器asg支撑脉宽调制。
122.以上所述,以上实施例仅用以说明本技术的技术方案,而非对其限制;尽管参照前述实施例对本技术进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前
述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本技术各实施例技术方案的范围。
网友询问留言已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
技术分类